Kontakt

Alexander Pfriem

+49 / 931 / 418-2269

alexander.pfriem@vogel.de

Intensive Continuous Integration

5-Tages-Intensiv-Seminar (Hands-On)

Drucken weiterempfehlen

Zum Thema

Agile und gemeinschaftliche Softwareentwicklungsprozesse gewinnen zunehmend an Popularität, da sie häufigere Builds, Tests und Integrationen ermöglichen. Sie ermöglichen darüber hinaus eine schnellere Auslieferung und Bereitstellung des Produktes. Da sich die Codebasis zu jeder Zeit in einem „release-at-anytime“ Zustand befindet, kann die Zeit von der Idee oder dem Problem zur Auslieferung drastisch reduziert werden.

Hardware- und Eingebettete Systeme-Entwickler mit Erfahrungen in der Softwareentwicklung kennen die Vorzüge agiler Entwicklungsstile und würden diese gerne im Bereich der Hardwareentwicklung einsetzen. Leider werden diese Prozesse von EDA Tools nur unzureichend unterstützt.


Dieses Seminar wird sich der Herausforderung annehmen, einen agilen und teambezogenen Entwicklungsprozess aufzuzeigen, der sich für kleine und mittel-große Entwicklungsteams eignet.


Ziele

Das Seminar widmet sich vier Kernaufgaben:
  • Den Teilnehmern wird ein tiefgreifendes Verständnis von Version Kontrollsystemen und Git im speziellen vermittelt, sodass Git selbstbewusst eingesetzt werden kann.
  • Die Teilnehmer werden in der Lage sein, in einem agilen, teamorientierten Entwicklungsprozess mitzuwirken.
  • Darüber hinaus können Sie aus den vermittelten Grundlagen einen angepassten Entwicklungsprozess für das eigene Entwicklungsteam ableiten. Dies beinhaltet auch Techniken zur Produktivitäts- und Qualitätssteigerung.
  • Abschließend werden VUnit und OSVVM Verification IPs besprochen, um VHDL Testbenches in ein vollautomatisiertes Regressionstestsystem zu überführen, welches sich in den Git basierten Arbeitsablauf integriert.

Um die genannten Ziele zu erreichen, wird eine Assertion-basierte Testbench gestellt, welche die Grundlage der Übungen bildet. Diese wird im Laufe des Seminars Schritt für Schritt unter Einbeziehung von OSVVM Verifikations IPs in eine wiederbenutzbare Testbench umgeformt und dann in ein Continuous Integration System eingepflegt.

Agenda

  • Git Basics
    • Einführung in Version Control Systems
    • Git Operationen in der Shell und GUI
    • Git Referenzen: Branches, Tags, Remotes
    • Branching, Merging
  • GitLab
    • Issues, Tags, Milestones, Issue Boards
    • Merge Requests (Pull Requests)
    • Code Review
  • Advanced Git
    • Branching Modelle und Workflows
    • Submodules
    • Scripting mit Git
  • OSVVM Verification IPs
    • Einführung in OSVVM
    • Benutzung von OSVVM Verification IPs
    • Umschreiben von VHDL Tests zu VUnit Tests
    • Einsatz von OSVVM Verification IPs (VIPs)
  • VHDL Unit Testing mit VUnit
    • Einführung in VUnit und TDD
    • Umschreiben von VHDL Tests zu VUnit Tests
  • Continuous Workflows
    • Continuous Building / Integration
    • Continuous Delivery / Deployment
    • Continuous Documentation
  • Labs
    • Git in der Shell und GUI
    • Teamwork mit GitLab

Seminarmethoden

Das theoretische Wissen wird direkt im Seminar anhand von ausgewählten Beispielen und Übungen am PC vertieft.

Zielgruppe

Das Seminar richtet sich an Testingenieure, System Designer und System Architekten.

Voraussetzungen / Weitere Hinweise

Die Teilnehmer sollten sicher im Umgang mit VHDL-2008 Testbenches und VHDL Simulatoren sein.

Alle im Seminar eingesetzten Programme und Dienste sind seit geraumer Zeit im produktiven Einsatz und werden stetig weiter entwickelt. Die vorgestellten Clouddienste können in einem gesicherten Intranet betrieben werden, welches von einer firmeneigenen IT-Abteilung überwacht wird. Dies ermöglicht den Entwicklungsteams alle brandneuen Features zu nutzen ohne gegen Sicherheitsauflagen zu verstoßen. Die Hardwarebeschreibungssprache VHDL und das Erstellen von Assertion basierten Testbenches sind nicht Teil des Kurses. Die Teilnehmer sollten sicher im Umgang mit VHDL-2008 Testbenches und VHDL Simulatoren sein.

Kurssprache

Das Seminar Intensive Continuous Integration ist in Deutsch und Englisch verfügbar. Alle Kursunterlagen (Slides, Übungen, Workbooks etc.) sind in Englisch verfasst.

Referenten

Eugen Krassin

ptek GmbH | Gründer und Trainer

Eugen Krassin absolvierte ein Studium der Elektrotechnik an der Universität Stuttgart. Nach Abschluss des Studiums arbeitete er mehrere Jahre bei einem Unternehmen aus der Luftfahrtindustrie und befasste sich mit der Entwicklung von kundenspezifischen Schaltungen für AVIONIK Anwendungen.

Ab 1990 arbeitete Eugen Krassin als freier Berater für ASIC/FPGA Entwurf sowie Weiterbildung in diesen Bereichen. Eugen Krassin ist der Gründer von PLC2 GmbH, plc2 Design GmbH sowie ptek GmbH, deren Aufbau und Entwicklung er maßgeblich mitgestaltete.

In den letzten Jahren konzentrierte sich Eugen Krassin hauptsächlich auf ptek sowie den Aufbau der ptek Akademie, eine Initiative zwischen Vogel Business Media und ptek GmbH.

Im Laufe seiner Tätigkeit entwickelte Eugen Krassin mehrere unterschiedliche Schulungsprogramme und Weiterbildungsangebote im Umfeld programmierbare Logik. Er verfasste unzählige Fachartikel und ist Träger verschiedener Auszeichnungen rund um die FPGA Technologien.

Patrick Lehmann

PLC2 GmbH | Externer Trainer

Patrick Lehmann studierte Informatik an der Technischen Universität Dresden. Hier spezialisierte er sich auf den Bereich des digitalen Schaltungsentwurfs mittels VHDL und das Entwickeln von High-Speed Kommunikationslösungen wie Serial-ATA, Gigabit Ethernet oder PCI Express. Das erlangte Wissen gibt er nun in Trainings, wissenschaftlichen Artikeln oder auf sozialen Plattformen weiter. Zu seinen wissenschaftlichen Veröffentlichungen zählen Arbeiten im Bereich der In-Memory Datenbanksysteme, des Serial-ATA Protokolls sowie dem einbinden von FPGAs in eine Cloud Infrastruktur.

Seit 2017 arbeitet Herr Lehmann für die PLC2 GmbH als Trainer in den Bereichen VHDL, OSVVM, FPGA Technologie sowie PCI Express. Im Verbund mit der PLC2 Design GmbH ist er ebenfalls als Entwickler und Teamleiter für FPGA Designprojekte tätig.

Herr Lehmann ist einer der Entwickler und Maintainer der PoC-Library, einer Plattform und Hersteller unabhängigen Open-Source IP Core Bibliothek. Darüber hinaus, ist er Unterstützer und Entwickler im GHDL Projekt, einem freien VHDL Simulator. 2016 gründete er die „Open Source VHDL Group“ Initiative, welche eine freie Sammlung an VHDL Packages bereitstellen soll. Im Rahmen diverser andere Open-Source Projekte treibt er stetig die Integration von EDA Toolchains und Design Flows in eine kollaborative Git Umgebung voran.

Seit 2014 ist Herr Lehmann in der IEEE P1076 "VHDL Analysis and Standardization Group" Mitglied. Hier entwickelte und spezifizierte er große Teile der neuen Sprachrevision VHDL-2018. Seit 2017 ist er der IEEE Standards Assoziation beigetreten und arbeitet nun als Vice-Chair in der IEEE P1076 Working Group. Aktuell koordiniert er mit der IEEE die Veröffentlichung der VHDL Packages als Open-Source, sowie die Untersuchungen zur Einführung einen neuen kollaborativen, sowie Open-Source Veröffentlichungsverfahrens.

Termine

Hamburg

19.11.2018 | 09:00 - 17:00 Uhr
23.11.2018 | 09:00 - 17:00 Uhr

Zur Anmeldeseite
Berlin

08.04.2019 | 09:00 - 17:00 Uhr
12.04.2019 | 09:00 - 17:00 Uhr

Zur Anmeldeseite
München

26.08.2019 | 09:00 - 17:00 Uhr
30.08.2019 | 09:00 - 17:00 Uhr

Zur Anmeldeseite
Hamburg

25.11.2019 | 09:00 - 17:00 Uhr
29.11.2019 | 09:00 - 17:00 Uhr

Zur Anmeldeseite

Organisation

Seminarnummer:

5000

Fragen, Wünsche & Anregungen

Alexander Pfriem
Event Manager
E-Mail: alexander.pfriem@vogel.de
Tel:+49 / 931 / 418-2269

Teilnahmegebühr:

2.900,00 € zzgl. MwSt.

In der Teilnahmegebühr sind die Unterlagen, die Getränke, die Pausenerfrischungen, das Mittagessen sowie ein Teilnahmezertifikat enthalten.
Rabattregelung: Wenn Sie gleichzeitig zwei oder mehr Anmeldungen vornehmen, erhalten Sie ab der zweiten Buchung 10 % Rabatt auf den Preis.

Maximale Teilnehmerzahl

Um ein optimales Lernergebnis zu erzielen und den Austausch zwischen Referent und Teilnehmern sowie den Teilnehmern untereinander zu gewährleisten, beträgt die maximale Teilnehmerzahl für dieses Seminar 12 Personen.

Zufriedenheitsgarantie

Sollten Sie bis zur ersten Mittagspause feststellen, dass das Seminar Ihren Erwartungen nicht gerecht wird, dann können Sie es verlassen. Die bereits gezahlte Gebühr erstatten wir Ihnen dann zurück. Bitte informieren Sie uns in diesem Fall umgehend.

Zur Anmeldeseite
Termine

19.11.2018 - 23.11.2018Hamburg

08.04.2019 - 12.04.2019Berlin

26.08.2019 - 30.08.2019München

25.11.2019 - 29.11.2019Hamburg

Teilnahmegebühr

2.900,00 € zzgl. MwSt.

Kontakt

Bitte sprechen Sie mich an, wenn Sie Fragen, Anregungen, Lob oder Kritik zu unseren Seminaren haben.

Alexander Pfriem
Projektleitung Seminare
Tel: +49 / 931 / 418-2269
E-Mail: alexander.pfriem@vogel.de

Bitte geben Sie Ihre Kontaktdaten ein:

* Pflichtfeld